FPGA/CPLD數位晶片設計入門─使用XilinxISE發展系統(第三版)(附程式範例光碟)(膠裝)

0 / 0
  • 語言:繁體中文
  • ISBN:9789572168530
第1章 數位積體電路之設計發展過程 1-11-1 數位電路設計之發展過程 1-21-2 超大型積體電路的分類 1-21-3 PLD簡介 1-61-3-1 PLD之基本架構 1-61-3-2 PLD基本架構的種類 1-71-4 CPLD與FPGA的差異 1-111-4-1 CPLD與FPGA架構上的差異 1-111-4-2 CPLD與FPGA使用的差異 1-141-4-3 CPLD與FPGA的應用領域 1-141-5 XilinxSpartan2EFPGA之基本架構 1-151-6 XilinxFPGA編號的代表意義 1-211-7 FPGA的未來發展遠景 1-221-8 FPGA/CPLD的設計流程 1-221-9 XilinxISE發展系統簡介 1-261-10 使用XilinxISE發展系統設計FPGA與CPLD晶片操作的差異 1-281-11 ModelSim模擬軟體之簡介 1-29第2章 XilinxISE發展系統之安裝及簡易操作 2-12-1 如何下載及安裝XilinxISEWebPACK軟體 2-22-2 如何下載及安裝ModelSimXE模擬器 2-162-3 XilinxISEWebPACK之操作步驟 2-282-3-1 如何進入ProjectNavigator視窗 2-282-3-2 ProjectNavigator視窗之功能 2-292-3-3 如何建立新的專案 2-312-3-4 如何以繪圖方式設計電路 2-372-3-5 如何開啟一個舊的Project專案 2-692-4 為希公司MB-EVL-XC2S50E-V10FPGA驗證板之介紹 712-5 以繪圖方式及VHDL硬體描述語言設計電路使用Modelsim模擬器應注意事項 782-6  如果您的驗證板不是為希公司MB-EVL-XC2S50E-V10FPGA驗證板時設計方的差異 81第3章 基本邏輯閘實驗 3-13-1 反閘、或閘、及閘之介紹 3-23-1-1 反閘之電路符號,布林代數表示式及其真值表 3-23-1-2 或閘之電路符號,布林代數表示式及真值表 3-23-1-3 及閘之電路符號,布林代數表示式及其真值表 3-33-2 OR、AND、NOT邏輯閘之實驗 3-33-2-1 繪圖方式的設計 3-33-2-2 FunctionSimulation的執行 3-183-2-3 ImplementationConstraintsFile的執行 3-253-2-4 ImplementationDesign的執行 3-333-2-5 TimingSimulation 3-423-2-6 Configuration的執行 3-453-3 編碼器與解多工器之實驗 3-523-3-1 十進位對二進位編碼器 3-523-3-2 ModelSim模擬器之簡易操作 3-583-3-3 如何將編碼器設計成一元件模組使用 3-643-3-4 十進位對二進位編碼器元件模組之模擬及下載 3-703-3-5 如何將建立的元件模組在別的專案中使用 3-813-3-6 一對四解多工器 3-853-4 解碼器與多工器 3-1003-4-1 二對四解碼器 3-1003-4-2 四對一多工器 3-1123-4-3 BCD解碼器 3-1203-5 七段顯示器解碼器電路之設計 3-1313-5-1 七段顯示器之基本架構 3-1313-5-2 七段顯示器解碼電路之設計方法 3-133第4章 階層式電路的設計 4-14-1 壹位元半加器之設計 4-24-2 壹位元全加器之設計 4-44-3 二位元全加器之設計 4-12第5章 計數器的設計 5-15-1 四位元非同步上數計數之設計 5-25-2 不同頻率時鐘脈波產生器之設計 5-65-3 具有七段顯示器之四位元非同步上數計數器之設計 5-12第6章 VHDL硬體描述語言設計方法 6-16-1 如何使用VHDL硬體描述語言的方式設計電路 6-26-1-1 使用ISETextEditor編輯VHDL硬體描述語言設計電路的方法 6-36-1-2 使用ISE語言樣板設計VHDL硬體描述語言的方法 6-386-2 VHDL硬體描述語言的基本架構組成 6-526-2-1 Library宣告的格式 6-546-2-2 Use宣告的格式 6-546-2-3 Entity電路單體描述的格式 6-556-2-4 Architecture架構描述的格式 6-566-2-5 Structure宣告所使用之格式及範例 6-566-2-6 Dataflow描述之格式及範例 6-676-2-7 Behavioral行為描述之格式及範例 6-736-2-8 組成宣告描述之格式及範例 6-76第7章 VHDL硬體描述語言之描述規則 7-17-1 VHDL硬體描述語言指令的命名規則 7-27-2 VHDL敘述的描述形式 7-27-3 VHDL的常用描述指令 7-107-3-1 IF條件式

    還沒有人寫書評喔,快來寫第一篇書評吧!

會員中心